Qüestions: Bé: 1p, Mal: -0.25p Blanc: 0p

2 de Mayo de 2014

- Assenvalar l'afirmació FALSA sobre les memòries semiconductores: 1.
- Les memòries PROM són memòries no volàtils, d'accés aleatori. [A]
- Les cel.les de les ROM són fixades en el procés de fabricació, per la qual cosa no són [B] programables per l'usuari final.
- Les memòries SRAM són d'accés aleatori i no volàtils, perquè no és necessari que [C]) siguen refrescades. Son volatils.
- Les EPROM i les FLASH es basen en cel.les de tipus transistor FAMOS, amb una porta [D] flotant per posar al tall els transistors seleccionats.
- Donada la memòria ROM de la figura, indique l'expressió lògica de les funcions Y5-Y0:



- Donada la cel.la de la figura, assenyale la resposta FALSA:
- Correspon a.una memòria FLASH [A]
- Es reprogramable elèctricament i no volàtil. [B]
- Quan la porta flotant es plena d'electrons, i la porta de control = "1", el transistor FAMOS condueix.
- La informació es guarda en la porta flotant utilitzant tensions de l'ordre de 12V.



plena la porto flotant d'electrons, x e impedeix que es forme el canal > tall

Es disposa de una memòria amb 4096 paraules de 16bits cadascuna. ¿Quina de les [A] Tindria una capacitat de 2KBytes

[B] Es podria estructurar en una matriu interna de 256\*256 cel.les. = 8 k By E

[C] Tindria una capacitat de 8Kbits.

[D] Tindria 8 línies d'adreces i 16 línies de bit. = 212x24= 216= 28 x 28

16 bits > 212 - 12 likees advects

capacital

- Per a una memòria FLASH, assenyale la resposta FALSA:
- El cicle de escriptura inclou un esborrat previ [A]
- [B] El cicle de lectura és més ràpid que el d'escriptura.
- [C]L'esborrat es fa per blocs
- Necessiten refresc, perquè la informació es perd [D]degut a corrents de fuita.

unicament les DRAM necessites refrex periòdic



luci ders

Qüestions:

Bé: 1p, Mal: -0.25p Blanc: 0p

2 de Mayo de 2014

- 1. Per a una memòria FLASH, assenyale la resposta FALSA:
- [A] El cicle de escriptura inclou un esborrat previ
- [B] El cicle de lectura és més ràpid que el d'escriptura.
- [C] L'esborrat es fa per blocs
- [D] Necessiten refresc, perquè la informació es perd dégut a corrents de fuita.
- 2. Donada la cel.la de la figura, assenyale la resposta FALSA:
- [A] Correspon a.una memòria FLASH
- Es reprogramable elèctricament i no volàtil. [B]
- (CI) Quan la porta flotant es plena d'electrons, i la porta de control = "1", el transistor FAMOS condueix.
- La informació es guarda en la porta flotant utilitzant tensions de l'ordre de 12V.



**Transistor FAMOS** 

- 3. Assenyalar l'afirmació FALSA sobre les memòries semiconductores:
- [A] Les memòries PROM són memòries no volàtils, d'accés aleatori.
- Les cel.les de les ROM són fixades en el procés de fabricació, per la qual cosa no són programables per l'usuari final.
- Les memòries SRAM són d'accés aleatori i no volàtils, perquè no és necessari que [C] siguen refrescades.
- Les EPROM i les FLASH es basen en cel.les de tipus transistor FAMOS, amb una porta [D]flotant per posar al tall els transistors seleccionats.
- Donada la memòria ROM de la figura, indique l'expressió lògica de les funcions Y5-Y0:

Y5 =





- Es disposa de una memòria amb 4096 paraules de 16bits cadascuna. ¿Quina de les següents afirmacions és CORRECTA?
- Tindria una capacitat de 2KBytes [A]
- [B] Es podria estructurar en una matriu interna de 256\*256 cel.les.
- [C] Tindria una capacitat de 8Kbits.



- [D] Tindria 8 línies d'adreces i 16 línies de bit.
- 6. Sobre la cel.la de memòria dinàmica de la figura, indique quina és l'afirmació CORRECTA:
- [A] La informació emmagatzemada (1 ó 0) correspon a l'estat de conducció del MOSFET
- [B] El condensador mantindrà indefinidament la seua càrrega mentre que la línia de selecció WL estiga a nivell baix.
- [C] La línia de bit (BL) permet llegir o escriure la informació en la cel.la quan WL es mantinga a nivell baix.
  - La informació emmagatzemada (1 ó 0) correspon a l'estat de càrrega o descàrrega del condensador Cs



- 7. A la vista del següent cronograma, indique quina és l'afirmació CORRECTA:
- [A]  $(t_{CW}+t_{WR})$  és el temps mínim del cicle d'escriptura.

[D]

- [B] Es tracta del cronograma de lectura en una memòria DRAM.
- [C] Es tracta del cronograma d'escriptura en una memòria SRAM.
- [D] t<sub>DW</sub> és el temps mínim de manteniment de les dades després del pols d'escriptura



- 8. En relació amb la ROM representada en la figura, assenyale l'afirmació FALSA:
- [A] La capacitat és "n" paraules x "b" bits.
- [B] El seu contingut s'implementa en el moment de la fabricació.
- [C] Necessita un descodificador de n línies d'entrada.
- [D] Permet implementar un circuit combinacional amb "n" entrades i "b" eixides.



- 9. Donada la cel.la de memòria de la figura, indique la resposta FALSA:
- [A] Es una cel.la de memòria estàtica 6T
- [B] La informació es guarda en un latch format pels transistors M1-M4
- [C] El procés de lectura consisteix en precarregar BL i /BL a 0V, activar WL a "1" i llegir de les línies de bit.
- [D] Per al funcionament de la cel.la, els transistors tenen diferent relació W/L:(W/L)<sub>PMOS</sub> > (W/L)<sub>M5,M6</sub> > (W/L)<sub>NMOS</sub>



